| 摘要: |
| 本文对CCD驱动时钟串扰进行了详细分析,首次提出了一种改进的驱动时钟波形。与现在推荐使用的驱动时钟相比,该时钟不仅能够保证CCD有高的转移效率和高的信号处理能力,而且它在CCD各部分的干扰也相应减少了六倍左右。经过对CCD电荷转移过程的分析,提出了设计最佳驱动波形的准则以及计算机模拟方法和结果,并用实验验证了理论分析的正确性。文中还对注入过程进行了分析,指出了受时钟干扰影响较小的注入方法。同时还推导出了在输入端受输入电路限制的CCD最高时钟频率的表达式。 |
| 关键词: 电荷耦合器件,时钟干扰 |
| DOI: |
|
| 基金项目: |
|
|
|
| () |
| Abstract: |
|
| Key words: |