首页期刊视频编委会征稿启事出版道德声明审稿流程读者订阅论文查重联系我们English
引用本文
  • 高冬梅,姜继伟,杨翠娥.基于FPGA的TDM FIR数字滤波器的设计及硬件实现[J].电讯技术,2006,46(4):161 - 164.    [点击复制]
  • .Design and Hardware Realization of a Time-Domain Multiplexing(TDM) FIR Digital Filter Based on FPGA[J].,2006,46(4):161 - 164.   [点击复制]
【打印本页】 【下载PDF全文】 查看/发表评论下载PDF阅读器关闭

←前一篇|后一篇→

过刊浏览    高级检索

本文已被:浏览 2540次   下载 68 本文二维码信息
码上扫一扫!
基于FPGA的TDM FIR数字滤波器的设计及硬件实现
0
()
摘要:
介绍了一种可实现对高速率、高采样率信号进行实时处理的滤波器——TDM(Time-Domain Multiplexing)FIR数字滤波器的设计方法,并且给出了一个32阶的高速实时TDM FIR数字滤波器的软件仿真及硬件实现过程。
关键词:  FIR数字滤波器  实时处理  硬件实现
DOI:10.3969/j.issn.1001-893X.
投稿时间:2005-08-25修订日期:2005-12-29
基金项目:
Design and Hardware Realization of a Time-Domain Multiplexing(TDM) FIR Digital Filter Based on FPGA
()
Abstract:
This paper introduces a method for designing a TDM(Time-Domain Multiplexing) FIR digital filter that can carry out real time process of the high speed rate and high sample rate signal,and gives the steps of software simulation and hardware realization of the high speed and real time TDM FIR digital filter with 32 ranks.
Key words:  FPGA
安全联盟站长平台