首页期刊视频编委会征稿启事出版道德声明审稿流程读者订阅论文查重联系我们English
引用本文
  • .降低交流耦合触发器功耗[J].电讯技术,1989,(3): - .    [点击复制]
  • .[J].,1989,(3): - .   [点击复制]
【打印本页】 【下载PDF全文】 查看/发表评论下载PDF阅读器关闭

←前一篇|后一篇→

过刊浏览    高级检索

本文已被:浏览 2435次   下载 55 本文二维码信息
码上扫一扫!
降低交流耦合触发器功耗
0
()
摘要:
在通常使用的交流耦合RC触发器中,小的RC时间常数是功率消耗主要原因(见图a)。例如,100ns的RC器件,消耗功率10mw一是两片LSTTL门的两倍多。但若按图(b)简单地重新连接R_2和R_1,其电路功耗减半而性能更佳。图(b)中的电阻接法消除了电路中RC网络不工作时的损耗。例如,当IC_(1a)的2脚输入是逻辑“0”时,R_1和R_2功耗为零,这是因为电阻的两端电压都是5V。同时,IC_(1b)的输出逻辑“0”让电流通过R_3和R_1并在5脚输入端产生3V电压(逻辑“1”)。负跳变加在C_2上触发该触发器;而类似的信号加在C_1上将再次触发触发器。值得一提的是:在电路中,未工作的RC网络把门电压提升到V_(cc)(不在门输入线性区,会增加功耗)。
关键词:  
DOI:
基金项目:
()
Abstract:
Key words:  
安全联盟站长平台