首页期刊简介编委会征稿启事出版道德声明审稿流程读者订阅论文查重联系我们English
引用本文
  • 于金刚,杜伟韬.面积优化的正交DDS软核编译器设计与实现[J].电讯技术,2008,48(5):36 - 39.    [点击复制]
  • .Design of an Area Efficient Quadrature DDS IP Compiler[J].,2008,48(5):36 - 39.   [点击复制]
【打印本页】 【下载PDF全文】 查看/发表评论下载PDF阅读器关闭

←前一篇|后一篇→

过刊浏览    高级检索

本文已被:浏览 2026次   下载 60 本文二维码信息
码上扫一扫!
面积优化的正交DDS软核编译器设计与实现
0
()
摘要:
为了使直接数字频率合成器(DDS)的IP设计达到资源和效率的较好平衡,提高此类IP设计的灵活性和重用性,应用泰勒插值方法对ROM进行压缩,设计并实现了一种自动生成正交DDS软核的编译器。文中推导了正交DDS内部信号关键参数设定公式,描述了IP编译器的设计流程,给出了实验结果。
关键词:  直接数字频率合成器,泰勒插值,IP编译器,FPGA,面积优化
DOI:10.3969/j.issn.1001-893X.
修订日期:2008-02-04
基金项目:国家高技术研究发展计划(863计划)
Design of an Area Efficient Quadrature DDS IP Compiler
()
Abstract:
To achieve a better balance between performance and circuit area in DDS IP core,also in consideration of the flexibility and reusability of IP design,Taylor interpolation technique is adopted to compress the ROM of DDS and an IP compiler is realized.The key algorithm of the signals in hardware architecture of quadrature DDS and the principle of HDL code auto generator are described in detail and the design results are provided as well.
Key words:  DDS,Taylor interpolation,IP compiler,FPGA,area efficient
安全联盟站长平台